JEDEC为LPDDR6内存规范“加码”:多项功能更新助力AI与HPC应用发展

   时间:2026-04-23 23:49 来源:快讯作者:唐云泽

JEDEC固态技术协会近日宣布,将针对LPDDR6低功耗DRAM内存规范启动一系列功能升级计划,重点强化其在人工智能(AI)与高性能计算(HPC)领域的应用适配性。此次更新旨在满足AI加速芯片对内存容量与能效的双重需求,推动数据中心架构向更高密度存储方案演进。

针对AI处理器对内存容量的严苛要求,JEDEC提出引入x6子通道模式技术。该设计通过将传统位宽减半,使单个封装内可集成更多内存芯片,理论上支持系统内存容量突破至512GB级别。这项改进特别适用于需要处理海量数据的深度学习训练场景,可显著减少数据在CPU与内存间的传输延迟。

在数据可靠性管理方面,LPDDR6将支持动态元数据分离技术。该机制允许数据中心运营商根据业务需求,在存储容量与元数据开销之间进行灵活配置,避免因元数据占用导致峰值带宽下降。这项创新对于金融交易、实时分析等对数据一致性要求极高的应用场景具有重要意义。

技术标准化进程方面,JEDEC同步推进两项关键模组标准开发:LPDDR6 SOCAMM2模组标准已进入技术验证阶段,而存内计算(PIM)技术标准预计将在近期完成最终审定。PIM技术通过将计算单元直接集成在内存芯片中,可大幅降低数据搬运能耗,特别适用于矩阵运算密集的AI推理任务。

 
 
更多>同类内容
全站最新
热门内容